SAR型 (逐次逼近型) 摘要:逐次逼近寄存器型(SAR)模數轉換器(ADC)占據著大部分的中等至高分辨率ADC市場。SAR ADC的采樣速率最高可達5Msps,分辨率為8位至18位。SAR架構允許高性能、低功耗ADC采用小尺寸封裝,適合對尺寸要求嚴格的系統。 本文說明了SAR ADC的工作原理,采用二進制搜索算法,對輸入信號進行轉換。本文還給出了SAR ADC的核心架構,即電容式DAC和高速比較器。最后,對SAR架構與流水線、閃速型以及Σ-Δ ADC進行了對比
DFT5200系列高精度數采儀采用24位Delta-Sigma-AD轉換器,主控芯片采用ALTERA CYCLONE V 系列 SOC FPGA,fpga部分負責采集和控制AD芯片,而片內集成的雙核ARM cortex A9則負責與上位機進行TCP通信和對fpga的設置,如下圖: